触发器基础知识(中)
一、JK触发器
1.JK触发器的组成和逻辑功能
(1)电路结构和图形符号
JK触发器是在同步RS触发器的基础上引入两条反馈线构成的。
如图所示:
这样当CP=1、R=S=1时,使
图形符号中,C1、1J、1K是关联标记,表示1J、1K受C1的控制。
(2)逻辑功能
JK触发器不仅可以避免不确定状态,而且增加了触发器的逻辑功能,见表:
由上可知:
在CP=0期间:与非门G3、G4被CP端的低电平关闭,使输入信号不起作用,
在CP=1期间:
①保持功能
当J=K=0时,与非门G3、G4的输出
②置0功能
当J=0、K=1时,与非门G3的输出
③置1功能
当J=1、K=0时,与非门G3的输出
④翻转功能(又称为计数功能)
当J=1、K=1时,与非门G3的输出
2.集成边沿JK触发器
(1)边沿触发方式
边沿触发是利用与非门之间的传输延迟时间来实现边沿控制,使触发器在CP脉冲上升沿(或下降沿)的瞬间,根据输入信号的状态产生触发器新的输出状态;而在CP=1(或CP=0)的期间,输入信号对触发器的状态均无影响。边沿触发器方式保证了触发器在一个时钟脉冲作用期间只动作一次,有效地克服了触发器“空翻”现象。
CP脉冲上升触发称为正边沿触发,CP脉冲下降沿触发称为负边沿触发。
边沿JK触发器的工作波形和图形符号如图所示:
图形符号中下降沿触发器除了用“>”符号外,还在CP引脚上标注小圆圈。
(2)集成JK触发器
①引脚排列和图形符号
74LS112芯片的实物、引脚排列和图形符号如图所示:
它内含两个下降沿触发的JK触发器,
②逻辑功能
下面表格是集成双JK触发器74LS112的逻辑功能表,表中的“↓”表示下降沿触发。
下篇文章我们继续学习D触发器!????????
上一篇: 触发器基础知识(上)